ordena_bg

produktuak

Merrillchip Berria eta Originala stockean Osagai elektronikoen zirkuitu integratua IC DS90UB928QSQX/NOPB

deskribapen laburra:

FPDLINK TIk diseinatutako abiadura handiko transmisio diferentzialaren bus bat da, batez ere irudi datuak transmititzeko erabiltzen dena, hala nola kamera eta pantaila datuak.Estandarra etengabe eboluzionatzen ari da, 720P@60fps irudiak transmititzen dituen jatorrizko lerro paretik 1080P@60fps transmititzeko egungo gaitasunera, ondorengo txipak irudi-bereizmen are handiagoak onartzen dituzte.Transmisio-distantzia ere oso luzea da, 20 m ingurura iristen da, eta automoziorako aplikazioetarako aproposa da.


Produktuaren xehetasuna

Produktuen etiketak

Produktuaren ezaugarriak

MOTA DESKRIBAPENA
Kategoria Zirkuitu Integratuak (CI)

Interfazea

Serializatzaileak, deserializatzaileak

Mfr Texas Instruments
Seriea Automobilgintza, AEC-Q100
Paketea Zinta eta bobina (TR)

Moztutako zinta (CT)

Digi-Reel®

SPQ 250 T&R
Produktuaren egoera Aktiboa
Funtzioa Deserializatzailea
Datu-tasa 2.975 Gbps
Sarrera mota FPD-Link III, LVDS
Irteera mota LVDS
Sarrera kopurua 1
Irteera kopurua 13
Tentsioa - Hornidura 3V ~ 3,6V
Funtzionamendu-tenperatura -40 °C ~ 105 °C (TA)
Muntatze Mota Gainazaleko muntaia
Paketea / Kaxa 48-WFQFN Agerian dagoen Pad
Hornitzaileen gailuen paketea 48-WQFN (7x7)
Oinarrizko produktuaren zenbakia DS90UB928

1.

FPDLINK TIk diseinatutako abiadura handiko transmisio diferentzialaren bus bat da, batez ere irudi datuak transmititzeko erabiltzen dena, hala nola kamera eta pantaila datuak.Estandarra etengabe eboluzionatzen ari da, 720P@60fps irudiak transmititzen dituen jatorrizko lerro paretik 1080P@60fps transmititzeko egungo gaitasunera, ondorengo txipak irudi-bereizmen are handiagoak onartzen dituzte.Transmisio-distantzia ere oso luzea da, 20 m ingurura iristen da, eta automoziorako aplikazioetarako aproposa da.

FPDLINK-ek abiadura handiko aurrerapen-kanal bat du abiadura handiko irudien datuak eta kontrol-datuen zati txiki bat transmititzeko.Alderantzizko kontrolaren informazioa transmititzeko abiadura nahiko baxuko kanal bat ere badago.Aurrera eta atzerako komunikazioek norabide biko kontrol-kanal bat osatzen dute, eta horrek dokumentu honetan aztertuko den FPDLINK-en I2C-ren diseinu adimentsua dakar.

FPDLINK serializatzaile eta deserializadore batekin batera erabiltzen da, CPUa serializatzaile edo deserializadorera konekta daiteke, aplikazioaren arabera.Adibidez, kamera aplikazio batean, kamera-sentsorea serializatzailera konektatzen da eta datuak deserializatzailera bidaltzen ditu, CPUak deserializatzailetik bidalitako datuak jasotzen dituen bitartean.Pantaila-aplikazio batean, CPUak serializatzailera bidaltzen ditu datuak eta deserializatzaileak serializatzailetik datuak jasotzen ditu eta LCD pantailara bidaltzen ditu bistaratzeko.

2.

PUZaren i2c gero konektatu daiteke serializatzaile edo deserializadorearen i2c-ra.FPDLINK txipak CPUak bidalitako I2C informazioa jasotzen du eta I2C informazioa beste muturreraino transmititzen du FPDLINK bidez.Dakigunez, i2c protokoloan, SDA SCL bidez sinkronizatzen da.Aplikazio orokorretan, datuak SCL-ren goranzko ertzean atxikitzen dira, eta horrek maisua edo esklaboa SCL-ren beheranzko ertzean datuetarako prest egon behar du.Dena den, FPDLINK-en, FPDLINK transmisioa kronometratuta dagoenez, ez dago arazorik maisuak datuak bidaltzen dituenean, gehienez ere esklaboak datuak maisuak bidaltzen dituen baino erloju batzuk beranduago jasotzen ditu, baina arazo bat dago esklaboak maisuari erantzuten dionean. , adibidez, esklaboak maisuari ACK batekin erantzuten dionean ACKa maisuari igortzen zaionean, esklaboak bidalitako denbora baino beranduago dago jada, hau da, dagoeneko FPDLINK atzerapena gainditu du eta baliteke gorakada galdu izana. SCLaren ertza.

Zorionez, i2c protokoloak egoera hau hartzen du kontuan.i2c spec-ek i2c stretch izeneko propietate bat zehazten du, hau da, i2c esklaboak SCL behera bota dezakeela ACK-a bidali aurretik prest ez badago, maisuak SCL gora ateratzen saiatzean huts egingo duela, maisuak saiatzen jarraitu dezan. tira SCL gora eta itxaron, Beraz, FPDLINK Slave aldean i2c uhin-forma aztertzean, esklabo-helbide zatia bidaltzen den bakoitzean 8 bit baino ez daudela ikusiko dugu eta ACK-a geroago erantzungo dela.

TI-ren FPDLINK txipak ezaugarri hau aprobetxatzen du, jasotako i2c uhin-forma besterik gabe birbidali beharrean (hau da, igorlearen baud-tasa berdina mantenduz), jasotako datuak berriro igortzen ditu FPDLINK txipan ezarritako baud-abiaduran.Hori dela eta, kontuan izan behar da i2c uhin-forma FPDLINK Slave aldean aztertzean.CPU i2c baud-tasa 400K izan daiteke, baina i2c baud-tasa FPDLINK esklaboaren aldean 100K edo 1M da, FPDLINK txiparen SCL goi- eta baxu-ezarpenen arabera.


  • Aurrekoa:
  • Hurrengoa:

  • Idatzi zure mezua hemen eta bidali iezaguzu