ordena_bg

produktuak

DS90UB914ATRHSRQ1 Jatorrizko QFN berria DS90UB914ATRHSRQ1 Saltzailearekin BERRIZ BALIDATU Eskaintza eskaerak

deskribapen laburra:

DS90UB914A-Q1 gailuak FPD-Link III interfazea eskaintzen du abiadura handiko aurrerako kanalarekin eta bi norabideko kontrol-kanal batekin datu-transmisiorako kable coaxial edo bikote diferentzial bakar baten bidez.DS90UB914A-Q1 gailuak seinale diferentziala barne hartzen du abiadura handiko aurrerabideko kanalean eta bi norabideko kontrol kanaleko datu bideetan.Deserializatzailea ECU (Electronic Control Unit) bateko irudi-prozesadoreen eta bideo-prozesadoreen arteko konexioetarako zuzenduta dago.Gailu hau ezin hobea da 12 biteko pixel-sakonera eta bi sinkronizazio-seinale behar dituzten bideo-datuak gidatzeko, norabide biko kontrol-kanalaren busarekin batera.


Produktuaren xehetasuna

Produktuen etiketak

Produktuaren ezaugarriak

MOTA DESKRIBAPENA AUKERATU
Kategoria Zirkuitu Integratuak (CI)

Interfazea

Serializatzaileak, deserializatzaileak

 

 

 

Mfr Texas Instruments  
Seriea Automobilgintza, AEC-Q100  
Paketea Zinta eta bobina (TR)

Moztutako zinta (CT)

Digi-Reel®

 

 

 

Produktuaren egoera Aktiboa  
Funtzioa Deserializatzailea  
Datu-tasa 1,4 Gbps  
Sarrera mota FPD-Link III, LVDS  
Irteera mota LVCMOS  
Sarrera kopurua 1  
Irteera kopurua 12  
Tentsioa - Hornidura 1,71 V ~ 3,6 V  
Funtzionamendu-tenperatura -40 °C ~ 105 °C (TA)  
Muntatze Mota Gainazaleko muntaia  
Paketea / Kaxa 48-WFQFN Agerian dagoen Pad  
Hornitzaileen gailuen paketea 48-WQFN (7x7)  
Oinarrizko produktuaren zenbakia DS90UB914  
SPQ 1000 PZ  

 

Serializadorea/Deserializatzailea (SerDes) abiadura handiko komunikazioetan erabili ohi diren bloke funtzional pare bat da, sarrera/irteera mugatua konpentsatzeko.Bloke hauek norabide bakoitzean serieko datuen eta interfaze paraleloen arteko datuak bihurtzen dituzte."SerDes" terminoak orokorrean hainbat teknologia eta aplikaziotan erabiltzen diren interfazeei egiten die erreferentzia.SerDes baten erabilera nagusia datu-transmisioa linea edo a baten bidez ematea dabikote diferentzialaI/O pin eta interkonexioen kopurua minimizatzeko.

 

Oinarrizko SerDes funtzioa bi bloke funtzionalk osatzen dute: Parallel In Serial Out (PISO) blokea (Parallel-to-Serial converter) eta Serial In Parallel Out (SIPO) blokea (Serial-to-Parallel converter).4 SerDes arkitektura desberdin daude: (1) SerDes erloju paraleloa, (2) SerDes erloju txertatua, (3) 8b/10b SerDes, (4) SerDes bit tartekatuak.

PISO (Parallel Input, Serial Output) blokeak normalean erloju paraleloko sarrera bat, datuen sarrerako lerro multzo bat eta sarrerako datuen latches ditu.Barneko edo kanpoko bat erabil dezakefasean blokeatutako begizta (PLL)sarrerako erloju paraleloa serieko maiztasunera biderkatzeko.PISO-ren forma sinpleenak bakarra dutxandakako erregistroahorrek datu paraleloak behin jasotzen ditu erloju paralelo bakoitzeko, eta serieko erloju-abiadura handiagoan desplazatzen ditu.Inplementazioek a ere erabil dezaketebuffer bikoitzaerregistratu saihestekometaegonkortasunaerloju-domeinuen artean datuak transferitzean.

SIPO (Serial Input, Parallel Output) blokeak normalean jasotzeko erlojuaren irteera, datuen irteerako lerro multzo bat eta irteerako datuen latchak ditu.Baliteke jasotzeko erlojua serieak datuetatik berreskuratu izanaerlojua berreskuratzeateknika.Hala ere, erlojurik transmititzen ez duten SerDesek erreferentziako erlojua erabiltzen du PLLa Tx maiztasun egokian blokeatzeko, baxua saihestuz.maiztasun harmonikoakhonetan presentedatu-korrontea.Ondoren, SIPO blokeak sarrerako erlojua tasa paraleloraino banatzen du.Inplementazioek normalean bi erregistro dituzte buffer bikoitz gisa konektatuta.Erregistro bat serie-korrontearen erlojua egiteko erabiltzen da, eta bestea, alde geldoago eta paralelorako datuak gordetzeko erabiltzen da.

SerDes mota batzuek kodeketa/deskodetze blokeak dituzte.Kodetze/deskodetze honen helburua, normalean, seinaleen trantsizio-tasari gutxienez muga estatistikoak jartzea da, errazagoa izan dadin.erlojua berreskuratzeahartzailean, emanenkoadraketa, eta ematekoDC balantzea.

DS90UB914A-Q1-ren ezaugarriak

  • Automobilgintzako aplikazioetarako sailkatua
    • Gailuaren tenperatura 2. maila: –40 ℃ eta +105 ℃ inguru funtzionamendu-tenperatura-tartea
    • Gailua HBM ESD sailkapen maila ±8kV
    • Gailu CDM ESD sailkapen maila C6
  • Datu-karga programagarria: latentzia baxuko etengabeko kontrol bidirezionaleko kontrol-interfaze kanala 400 kHz-ko I2C euskarria duena
    • 10 biteko karga 100-MHz arte
    • 12 biteko karga 75-MHz arte
  • 2:1 Multiplexadorea sarrerako bi irudien artean aukeratzeko
  • 15 m baino gehiagoko pare bikoituko kable koaxial edo 20 m blindatuak jasotzeko gai da
  • Power-Over-Coaxial (PoC) funtzionamendu sendoa
  • Jaso ekualizatzailea automatikoki egokitzen da kableen galeraren aldaketetara
  • LOCK irteeraren berri emateko pina eta @SPEED BIST diagnostiko funtzioa estekaren osotasuna balioztatzeko
  • 1,8 V-ko elikadura-iturri bakarra
  • ISO 10605 eta IEC 61000-4-2 ESD betetzen ditu
  • EMI/EMC arintzea espektro hedatu programagarriarekin (SSCG) eta hargailuaren irteera mailakatuarekin

DS90UB914A-Q1 gailuaren deskribapena

DS90UB914A-Q1 gailuak FPD-Link III interfazea eskaintzen du abiadura handiko aurrerako kanalarekin eta bi norabideko kontrol-kanal batekin datu-transmisiorako kable coaxial edo bikote diferentzial bakar baten bidez.DS90UB914A-Q1 gailuak seinale diferentziala barne hartzen du abiadura handiko aurrerabideko kanalean eta bi norabideko kontrol kanaleko datu bideetan.Deserializatzailea ECU (Electronic Control Unit) bateko irudi-prozesadoreen eta bideo-prozesadoreen arteko konexioetarako zuzenduta dago.Gailu hau ezin hobea da 12 biteko pixel-sakonera eta bi sinkronizazio-seinale behar dituzten bideo-datuak gidatzeko, norabide biko kontrol-kanalaren busarekin batera.

Deserializatzaileak multiplexagailu bat dauka sarrerako bi irudi-erren artean aukeratzeko, bat aktibo aldi berean.Bideo-garraio nagusiak 10 biteko edo 12 biteko datuak abiadura handiko serie-korronte bakar batera bihurtzen ditu, latentzia baxuko norabide biko kontrol-kanalen garraio bereizi batekin batera, I2C ataka batetik kontrol-informazioa onartzen duena eta bideoa zuritzeko alditik independentea dena.

TIren txertatutako erlojuaren teknologia erabiliz, full-duplex komunikazio gardena ahalbidetzen du pare diferentzial bakarrean, kontrol-kanal asimetriko-bidirezionaleko informazioa eramanez.Serie-korronte bakar honek datu-bus zabal bat PCB arrastoen eta kablearen bidez transferitzea errazten du, datu paraleloen eta erloju-bideen arteko oker-arazoak ezabatuz.Horrek sistemaren kostua nabarmen aurrezten du datu-bideak murriztuz, PCB geruzak, kablearen zabalera eta konektoreen tamaina eta pinak murrizten dituztenak.Horrez gain, Deserializer sarrerek berdinketa egokitzailea eskaintzen dute distantzia luzeagoetan komunikabideen galera konpentsatzeko.Barneko DC orekatuko kodeketa/deskodeketa AC-akoplatutako interkonexioak onartzeko erabiltzen da.


  • Aurrekoa:
  • Hurrengoa:

  • Idatzi zure mezua hemen eta bidali iezaguzu