ordena_bg

produktuak

10AX115H2F34E2SG FPGA Arria® 10 GX familia 1150000 zelulak 20nm Teknologia 0,9 V 1152 pin FC-FBGA

deskribapen laburra:

10AX115H2F34E2SG gailu familia errendimendu handiko eta potentzia eraginkorreko 20 nm bitarteko FPGA eta SoC-ek osatzen dute.

Gama ertaineko eta goi mailako aurreko belaunaldia baino errendimendu handiagoa
FPGAak


Produktuaren xehetasuna

Produktuen etiketak

Produktuaren zehaztapen teknikoak

EBko RoHS

Konforme

ECCN (AEB)

3A991

Zatiaren egoera

Aktiboa

HTS

8542.39.00.01

SVHC

Bai

SVHC atalasea gainditzen du

Bai

Automozioa

No

PPAP

No

Abizena

Arria® 10 GX

Prozesuen Teknologia

20 nm

Erabiltzaileen I/Oak

504

Erregistro kopurua

1708800

Hornikuntza-tentsioa (V)

0,9

Elementu Logikoak

1150000

Biderkatzaile kopurua

3036 (18x19)

Programaren memoria mota

SRAM

Txertaturiko memoria (Kbit)

54260

Bloke RAM kopurua guztira

2713

EMACak

3

Gailu Unitate Logikoak

1150000

Gailu DLL/PLL kopurua

32

Transceptor Kanalak

96

Transceptor abiadura (Gbps)

17.4

DSP dedikatua

1518

PCIe

4

Programagarritasuna

Bai

Birprogramagarritasun-laguntza

Bai

Kopiaren babesa

Bai

Sistema barneko programagarritasuna

Bai

Abiadura-maila

2

Amaiera bakarreko I/O estandarrak

LVTTL|LVCMOS

Kanpoko Memoria Interfazea

DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM

Funtzionamenduko hornidura-tentsio minimoa (V)

0,87

Funtzionamenduko hornidura-tentsio maximoa (V)

0,93

I/O tentsioa (V)

1.2|1.25|1.35|1.5|1.8|2.5|3

Gutxieneko funtzionamendu-tenperatura (°C)

0

Funtzionamendu-tenperatura maximoa (°C)

100

Hornitzaileen Tenperatura-maila

Hedatua

Merkataritza-izena

Arria

Muntaketa

Gainazaleko muntaia

Paketearen altuera

2.95

Paketearen zabalera

35

Paketearen luzera

35

PCB aldatu da

1152

Paketearen izena estandarra

BGA

Hornitzaileen paketea

FC-FBGA

Pin zenbaketa

1152

Berun Forma

Pilota

FPGA eta CPLDren arteko aldea eta erlazioa

1. FPGA definizioa eta ezaugarriak

FPGALogic Cell Array (LCA) eta Configurable Logic Block (CLB) eta Input Output (IOB) Block and Interconnect izeneko kontzeptu berri bat hartzen du.Modulu logiko konfiguragarria erabiltzailearen funtzioa gauzatzeko oinarrizko unitatea da, normalean array batean antolatu eta txip osoa zabaltzeko.Sarrera-irteera IOB moduluak txiparen logikaren eta kanpoko paketearen pinaren arteko interfazea osatzen du, eta normalean txip-arrayaren inguruan antolatu ohi da.Barne kableatuak hainbat hari-segmentu eta konexio programagarriko etengailu batzuek osatzen dute, hainbat bloke logiko programagarri edo I/O bloke konektatzen dituztenak, funtzio zehatz bat duen zirkuitu bat osatzeko.

FPGAren oinarrizko ezaugarriak hauek dira:

  • FPGA erabiliz ASIC zirkuitua diseinatzeko, erabiltzaileek ez dute produkzioa proiektatu behar, txip egoki bat lor dezakete;
  • FPGA guztiz pertsonalizatutako edo erdi pertsonalizatutako beste lagin pilotu gisa erabil daitekeASIC zirkuituak;
  • FPGAn abiarazle eta I/O pin ugari daude;
  • FPGA diseinu-ziklo laburrena, garapen kostu txikiena eta ASIC zirkuituan arrisku txikiena duen gailuetako bat da.
  • FPGA abiadura handiko CHMOS prozesua hartzen du, potentzia-kontsumo baxua eta CMOS eta TTL mailekin bateragarria izan daiteke.

2, CPLD definizioa eta ezaugarriak

CPLDBatez ere Logic Macro Cell programagarriz osatuta dago (LMC) interkonexio-matrize-unitate programagarriaren erdigunearen inguruan, zeinetan LMC egitura logikoa konplexuagoa den, eta I/O unitateen interkonexio-egitura konplexua du, erabiltzaileak sor dezakeen arabera. zirkuitu egitura espezifikoaren beharrak, zenbait funtzio betetzeko.Bloke logikoak CPLDn luzera finkoko metalezko hariekin konektatzen direnez, diseinatutako zirkuitu logikoak denbora-iragargarritasuna du eta interkonexio-egitura segmentatuaren denboraren iragarpen osatugabearen desabantaila ekiditen du.1990eko hamarkadan, CPLD azkarrago garatu zen, ezabaketa elektrikoaren ezaugarriekin ez ezik, funtzio aurreratuekin ere, hala nola ertz-eskaneatzea eta lineako programazioa.

CPLD programazioaren ezaugarriak hauek dira:

  • Baliabide logikoak eta memoria ugariak dira (Cypress De1ta 39K200-k 480 Kb RAM baino gehiago ditu);
  • Denboraldi eredu malgua bideratze baliabide erredundanteekin;
  • Pinaren irteera aldatzeko malgua;
  • Sisteman instalatu eta birprogramatu daiteke;
  • I/O unitate kopuru handia;

3. FPGA eta CPLDren arteko desberdintasunak eta loturak

CPLD gailu logiko programagarri konplexuaren laburdura da, FPGA eremuko ate programagarriaren laburdura da, bien funtzioa funtsean berdina da, baina ezarpen-printzipioa apur bat desberdina da, beraz, batzuetan bien arteko aldea alde batera utzi dezakegu, kolektiboki. gailu logiko programagarria edo CPLD/FPGA gisa aipatzen da.CPLD/FPGas ekoizten dituzten hainbat enpresa daude, hiru handienak ALTERA, XILINX eta LAT-TICE dira.CPLD deskonposizio konbinazio-funtzio logiko oso indartsua da, makro-unitate batek dozena bat edo are gehiago 20-30 sarrera logiko konbinatorio deskonposa ditzake.Hala ere, FPGAko LUT batek 4 sarreren logika konbinazionala bakarrik kudeatu dezake, beraz CPLD egokia da deskodeketa bezalako logika konbinazio konplexua diseinatzeko.Hala ere, FPGAren fabrikazio-prozesuak zehazten du FPGA txiparen LUT eta abiarazleen kopurua oso handia dela, askotan milaka mila, CPLDk, oro har, 512 unitate logiko soilik lor ditzake, eta txiparen prezioa logikoen kopuruarekin zatitzen bada. unitateak, FPGAren batez besteko unitate logikoaren kostua CPLDrena baino askoz txikiagoa da.Beraz, diseinuan abiarazle kopuru handi bat erabiltzen bada, hala nola denbora-logika konplexu bat diseinatzea, orduan FPGA erabiltzea aukera ona da.

FPGA eta CPLD biak ASIC gailu programagarriak diren arren eta ezaugarri komun asko dituzten arren, CPLD eta FPGAren egitura desberdinen ondorioz, ezaugarri propioak dituzte:

  • CPLD egokiagoa da hainbat algoritmo eta logika konbinatzailea osatzeko, eta FPGA egokiagoa da logika sekuentziala osatzeko.Beste era batera esanda, FPGA egokiagoa da flip-flop egitura aberatserako, CPLD, berriz, egokiagoa flip-flop mugatua eta produktuaren termino aberatseko egiturarako.
  • CPLDren etengabeko bideratze-egiturak bere denbora-atzerapena uniformea ​​eta aurreikusgarria dela zehazten du, FPGA-ren bideratze-egitura segmentatuak bere atzerapena ezustekoa dela zehazten duen bitartean.
  • FPGAk CPLDk baino malgutasun handiagoa du programazioan.
  • CPLD barneko zirkuitu finko baten funtzio logikoa aldatuz programatzen da, eta FPGA, berriz, barne konexioaren kableatuak aldatuz.
  • Fpgas ate logikoen azpian programatu daiteke, eta CPLDS bloke logikoen azpian programatzen da.
  • FPGA CPLD baino integratuagoa da eta kableatu egitura eta inplementazio logika konplexuagoa du.

Oro har, CPLDren energia-kontsumoa FPGArena baino handiagoa da, eta zenbat eta integrazio-maila handiagoa izan, orduan eta nabariagoa da.


  • Aurrekoa:
  • Hurrengoa:

  • Idatzi zure mezua hemen eta bidali iezaguzu